Publications (研究業績)

See here for publications before FY2015. (2015年度以前の業績はこちらをご参照ください. )

Journal/Conference Papers (学術論文・国際会議論文)

FY2019

  • Rei Ueno, Junko Takahashi, Yu-ichi Hayashi, and Naofumi Homma, “Constructing Sliding Windows Leak from Noisy Cache Timing Information of OSS-RSA,” 8th International Workshop on Security Proofs for Embedded Systems (PROOFS 2019), 14pages, Atlanta, USA, August 2019.
  • Rei Ueno, Manami Suzuki, and Naofumi Homma, “Tackling Biased PUFs through Biased Masking: A Debiasing Method for Efficient Fuzzy Extractor,” IEEE Transactions on Computers, Vol. 68, Issue 7, pp. 1091--1104, July 2019.
  • Kosuke Koiwa, Rei Ueno, Daisuke Fujimoto, Yuichi Hayashi, Makoto Nagata, Makoto Ikeda, Tsutomu Matsumoto, and Naofumi Homma, “Collision-Based EM Analysis on ECDSA Hardware and a Countermeasure,” Joint International Symposium on Electromagnetic Compatibility and Asia-Pacific International Symposium on Electromagnetic Compatibility (Joint IEEE EMC & APEMC 2019), pp. 793-796, Sapporo, Japan, June 2019.
  • Rei Ueno, Naofumi Homma, Yasuyuki Nogami, and Takafumi Aoki, “Highly Efficient GF(2^8) Inversion Circuit Based on Hybrid GF Representations,” Journal of Cryptographic Engineering, Vol. 9, No. 2, pp. 101--113, 2019.
  • Rei Ueno, Naofumi Homma, Tomonori Iida, and Kazuhiko Minematsu, “High Throughput/Gate FN-Based Hardware Architectures for AES-OTR,” IEEE International Symposium on Circuits and Systems (ISCAS), 4 pages, Sapporo, Japan, 2019.
  • Kohei Kazumori, Rei Ueno, and Naofumi Homma, “A Ternary Fuzzy Extractor for Efficient Cryptographic Key Generation,” IEEE 49th International Symposium on Multiple-Valued Logic (ISMVL), pp. 49-54, Fredericton, Canada, May 2019.

FY2018

  • Manami Suzuki, Rei Ueno, Naofumi Homma, and Takafumi Aoki, “Efficient Fuzzy Extractors Based on Ternary Debiasing Method for Biased Physically Unclonable Functions,” IEEE Transactions on Circuits and Systems I: Regular Papers, Vol. 66, Issue 2, pp. 616-629, 2019.
  • Yu-Ichi Hayashi and Naofumi Homma, “Introduction to Electromagnetic Information Security,” IEICE Transactions on Communications, Vol. E102-B, No. 1, pp. 40-50, January 2019. (Invited)
  • Akira Ito, Rei Ueno, Naofumi Homma, and Takafumi Aoki, “Characterizing Parallel Multipliers for Detecting Hardware Trojans,” Journal of Applied Logics, Vol. 5, Issue 9, pp. 1815-1831, December 2018.
  • Akira Ito, Rei Ueno, Naofumi Homma, and Takafumi Aoki, “A Non-Reversible Insertion Method for Hardware Trojans Based on Path Delay Faults,” International Workshop on Security Proofs for Embedded Systems (PROOFS) 2018, pp. 50-67, Amsterdam, September 2018.
  • Saki Osuka, Daisuke Fujimoto, Yu-ichi Hayashi, Naofumi Homma, Arthur Beckers, Josep Balasch, Benedikt Gierlichs, and Ingrid Verbauwhede, “EM Information Security Threats Against RO-Based TRNGs: The Frequency Injection Attack Based on IEMI and EM Information Leakage,” IEEE Transactions on Electromagnetic Compatibility, DOI: 10.1109/TEMC.2018.2844027, 2018.
  • Manami Suzuki, Rei Ueno, Naofumi Homma, and Takafumi Aoki, “Quaternary Debiasing for Physically Unclonable Functions,” IEEE 48th International Symposium on Multiple-Valued Logic, pp. 7-12, Linz, Austria, May 2018.
  • Akira Ito, Rei Ueno, Naofumi Homma, and Takafumi Aoki, “On the Detectability of Hardware Trojans Embedded in Parallel Multipliers,” IEEE 48th International Symposium on Multiple-Valued Logic, pp. 62-67, Linz, Austria, May 2018.
  • Kosuke Koiwa, Daisuke Fujimoto, Yuichi Hayashi, Makoto Nagata, Makoto Ikeda, Tsutomu Matsumoto, and Naofumi Homma, “EM Security Analysis of Compact ECDSA Hardware,” Joint IEEE EMC & APEMC Reviewed Abstract, p. 12, 2018.
  • Saki Osuka, Daisuke Fujimoto, Yu-ichi Hayashi, Naofumi Homma, Arthur Beckers, Josep Balasch, Benedikt Gierlich, and Ingrid Verbauwhede, “Fundamental Study on Non-invasive Frequency Injection Attack against RO-Based TRNG,” Joint IEEE EMC & APEMC Reviewed Abstract, p. 8, 2018.
  • Ville Yli-Mäyry, Daisuke Miyata, Naofumi Homma, Hayashi Yuichi, and Takafumi Aoki, “On the Evaluation of Electromagnetic Information Leakage from Mobile Device Screens,” Joint IEEE EMC & APEMC, pp. 1050-1502, 2018.
  • Kazuhiro Oshida, Rei Ueno, Naofumi Homma, and and Takafumi Aoki, “On Masked Galois-Field Multiplication for Authenticated Encryption Resistant to Side Channel Analysis,” International Workshop on Constructive Side-Channel Analysis and Secure Design (COSADE) 2018, LNCS 10815, pp. 44-60, Singapore, April 2018.

FY2017

  • Daisuke Ishihata, Naofumi Homma, Yu-ichi Hayashi, Noriyuki Miura, Daisuke Fujimoto, Makoto Nagata, and Takafumi Aoki, “Enhancing Reactive Countermeasure against EM Attacks with Low Overhead,” 2017 IEEE International Symposium on Electromagnetic Compatibility, pp. 399-404, August 9, 2017.
  • Rei Ueno, Naofumi Homma, and Takafumi Aoki, “Automatic Generation System for Multiple-Valued Galois-Field Parallel Multipliers,” IEICE Transactions on Information and Systems, Vol. E100-D. No. 8, pp. 1603-1610, August 2017.
  • Kazuhide Fukushima, Rui Xu, Shinsaku Kiyomoto, and Naofumi Homma, “Fault Injection Attack on Salsa20 and ChaCha and a Lightweight Countermeasure,” 2017 IEEE International Conference on Trust, Security and Privacy in Computing and Communications, pp. 1032-1037, August 2017.
  • Noriyuki Miura, Kohei Matsuda, Makoto Nagata, Shivam Bhasin, Ville Yli-Mayry, Naofumi Homma, Yves Mathieu, Tarik Graba, and Jean-Luc Danger, “A 2.5ns-Latency 0.39pJ/b 289µm2/Gb/s Ultra-Light-Weight PRINCE Cryptographic Processor,” 2017 Symposium on VLSI Circuits, Digest of Technical Papers, pp. C266-C267, July 2017.
  • Rei Ueno, Naofumi Homma, Takafumi Aoki, and Sumio Morioka, “Hierarchical Formal Verification Combining Algebraic Transformation with PPRM Expansion and Its Application to Masked Cryptographic Processors,” IEICE Transactions on Fundamentals of Electronics, Communications and Computer Sciences, Vol. E100-A. No. 7, pp. 1396-1408, July 2017.
  • Rei Ueno, Naofumi Homma, and Takafumi Aoki, “A Systematic Design of Tamper-Resistant Galois-Field Arithmetic Circuits Based on Threshold Implementation with (d+1) Input Shares,” IEEE 47th International Symposium on Multiple-Valued Logic (ISMVL), pp. 136-141, May 24, 2017.
  • Wataru Kawai, Rei Ueno, Naofumi Homma, Takafumi Aoki, Kazuhide Fukushima, and Shinsaku Kiyomoto, “Practical Power Analysis on KCipher-2 Software on Low-End Microcontrollers,” IEEE EuroS&P Workshops on Security for Embedded and Mobile Systems (SEMS), pp. 113-121, April 30, 2017.
  • Manami Suzuki, Rei Ueno, and Naofumi Homma Takafumi Aoki, “Multiple-Valued Debiasing for Physically Unclonable Functions and Its Application to Fuzzy Extractors,” International Workshop on Constructive Side-Channel Analysis and Secure Design (COSADE 2017), Lecture Notes in Computer Science, 10348, pp. 248-263, April 14, 2017.
  • Rei Ueno, Naofumi Homma, and Takafumi Aoki, “Toward More Efficient Tamper-Resistant AES Hardware Architecture Based on Threshold Implementation,” International Workshop on Constructive Side-Channel Analysis and Secure Design (COSADE 2017), Lecture Notes in Computer Science 10348, pp. 50-64, April 13, 2017.

FY2016

  • Rei Ueno, Naofumi Homma, Sumio Morioka, and Takafumi Aoki, “Automatic Generation of Formally-Proven Tamper-Resistant Galois-Field Multipliers Based on Generalized Masking Scheme,” Design, Automation and Test in Europe Conference and Exhibition 2017 (DATE 2017), pp. 978-983, March 29, 2017.
  • Ville Yli-Mäyry, Naofumi Homma, and Takafumi Aoki, “Chosen-Input Side-Channel Analysis on Unrolled Light-Weight Cryptographic Hardware,” The 18th International Symposium on Quality Electronic Design, pp. 301-306, March 15, 2017.
  • Makoto Nagata, Daisuke Fujimoto, Noriyuki Miura, Naofumi Homma, Yu-ichi Hayashi, and Kazuo Sakiyama, “Protecting cryptographic integrated circuits with side-channel information,” IEICE Electronics Express, Vol. 14, No. 2, pp. 1-13, January 2017.
  • Ville Yli-Maeyry, Naofumi Homma, and Takafumi Aoki, “Power Analysis on Unrolled Architecture with Points-of-Interest Search and Its Application to PRINCE Block Cipher,” IEICE Transactions on Fundamentals of Electronics, Communications and Computer Sciences, Vol. E100-A, No. 1, pp.149-157, January 2017.
  • Rei Ueno, Sumio Morioka, Naofumi Homma, and Takafumi Aoki, “A High Throughput/Gate AES Hardware Architecture by Compressing Encryption and Decryption Datapaths - Toward Efficient CBC-Mode Implementation,” Conference on Cryptographic Hardware and Embedded Systems (CHES 2016), Lecture Notes in Computer Science 9813, pp. 538-558, Springer-Verlag, August 19, 2016.
  • Yu-ichi Hayashi, Naofumi Homma, Yohei Toriumi, Kazuhiro Takaya, and Takafumi Aoki, “Remote Visualization of Screen Images Using a Pseudo-Antenna that Blends into the Mobile Environment,” IEEE Transactions on Electromagnetic Compatibility, DOI: 10.1109/TEMC.2016.2594237, 2016.
  • Rei Ueno, Naofumi Homma, Yukihiro Sugawara, and Takafumi Aoki, “Formal Approach for Verifying Galois Field Arithmetic Circuits of Higher Degrees,” IEEE Transactions on Computers, DOI: 10.1109/TC.2016.2603979, 2016.
  • Shoei Nashimoto, Naofumi Homma, Yu-ichi Hayashi, Junko Takahashi, Hitoshi Fuji, and Takafumi Aoki, “Buffer overflow attack with multiple fault injection and a proven countermeasure,” Journal of Cryptographic Engineering, DOI: 10.1007/s13389-016-0136-3, 2016.
  • Rei Ueno, Yukihiro Sugawara, Naofumi Homma, and Takafumi Aoki, “Formal Design of Pipelined GF Arithmetic Circuits and Its Application to Cryptographic Processors,” 2016 IEEE 46th International Symposium on Multiple-Valued Logic (ISMVL), pp. 217-222, Sapporo, May 20, 2016.
  • Ville Yli-Maeyry, Naofumi Homma, and Takafumi Aoki, “Power Analysis on Unrolled PRINCE Processor and its Countermeasure,” 25th International Workshop on Post-Binary ULSI Systems, pp. 22-25, May 17, 2016.
  • Daisuke Ishihata, Naofumi Homma, Yu‐ichi Hayashi, Noriyuki Miura, Daisuke Fujimoto, Makoto Nagata, and Takafumi Aoki, “Enhancement of Reactive Countermeasure against Side‐Channel Attacks with Microprobing,” 25th International Workshop on Post-Binary ULSI Systems, pp. 28-32, May 17, 2016.
  • Wataru Kawai, Rei Ueno, Naofumi Homma, Takafumi Aoki, Kazuhide Fukushima, and Shinsaku Kiyomoto, “Side channel Security Evaluation for KCipher‐2 Software on Smart Cards,” 25th International Workshop on Post-Binary ULSI Systems, pp. 9-12, May 17, 2016.

Proceedings in Japanese (研究会・国内シンポジウム等)

FY2019

  • 門脇悠真, ヴィッレ・ウリマウル, 藤本大介, 林優一, 永田真, 池田誠, 松本勉, 本間尚文, “ペアリング暗号ハードウェアの相関電磁波解析に関する検討,” ハードウェアセキュリティ研究会, vol. 119, No. 260, HWS2019-59, pp. 13-18, November 2019.
  • 船越秀隼, 上野嶺, 本間尚文, “剰余数系を用いた同種写像暗号ハードウェアアーキテクチャの設計に関する検討,” ハードウェアセキュリティ研究会, Vol. 119, No. 260, HWS2019-60, pp. 19-24, November 2019.
  • 伊東燦, 上野嶺, 本間尚文, “暗号データパスのトロイフリー性検証,” 令和元年度ハードウェアセキュリティサマーセミナー, ポスターNo. 1-7, September 26, 2019.
  • 永戸謙成, ヴィッレ・ウリマウル, 本間尚文, “車載ネットワークを考慮したサイドチャネル解析,” 令和元年度ハードウェアセキュリティサマーセミナー, ポスターNo. 1-6, September 26, 2019.
  • 小田麻矢, 上野嶺, 本間尚文, “メモリ改ざん検知のためのMACハードウェアの設計,” 令和元年度ハードウェアセキュリティサマーセミナー, ポスターNo. 1-5, September 26, 2019.
  • 大澤創紀, 上野嶺, 本間尚文, “キャッシュ攻撃に対するRSA暗号ソフトウェアの安全性評価,” 令和元年度ハードウェアセキュリティサマーセミナー, ポスターNo. 1-4, September 26, 2019.
  • 澤田石尚太郎, 上野嶺, 本間尚文, “ガロア体算術に基づく再構成可能な認証暗号ハードウェアの設計,” 令和元年度ハードウェアセキュリティサマーセミナー, ポスターNo. 1-3, September 26, 2019.
  • 門脇悠真, ヴィッレ・ウリマウル, 本間尚文, “ガロア体乗算器に対するサイドチャネル攻撃~ペアリング暗号ハードウェアへの応用~,” 令和元年度ハードウェアセキュリティサマーセミナー, ポスターNo. 1-2, September 26, 2019.
  • 数森康平, 上野嶺, 本間尚文, “物理複製困難関数を用いたハードウェアIDの安全・安定な生成手法,” 令和元年度ハードウェアセキュリティサマーセミナー, ポスターNo. 1-1, September 26, 2019.
  • 数森康平, 上野嶺, 本間尚文, “3値PUFに対する効率的なエントロピー抽出手法とその評価,” 第42回多値論理フォーラム, Vol. 42, No. 09, 宮崎県, September 2019.
  • 伊東燦, 上野嶺, 本間尚文, “ブール多項式のZDD表現を用いたガロア体算術演算回路の形式的検証手法,” 第42回多値論理フォーラム, Vol. 42, No. 08, 宮崎県, September 2019.
  • 小田麻矢, 上野嶺, 井上明子, 峯松一彦, 本間尚文, “メモリ完全性検証のための軽量かつ高速なMACハードウェアの設計,” 2019年度電気関係学会東北支部連合大会, 1A01, August 2019.
  • 永戸謙成, ヴィッレ・ウリマウル, 遠山毅, 吉田琢也, 小熊寿, 本間尚文, “自動車向けセキュリティ評価プラットフォームを考慮した漏洩電磁波によるサイドチャネル解析,” 2019年度電気関係学会東北支部連合大会, 2J06, August 2019.
  • 大澤創紀, 上野嶺, 本間尚文, “暗号ソフトウェアの高精度なキャッシュタイミング解析とその評価,” 2019年度電気関係学会東北支部連合大会, 1G14, August 2019.
  • 上野嶺, 森岡澄夫, 三浦典之, 松田航平, 永田真, Shivam Bhasin, Yves Mathieu, Tarik Graba, Jean-Luc Danger, 本間尚文, “乗法的オフセットに基づく高効率AESハードウェアアーキテクチャの設計,” セキュリティーサマーサミット2019, B-5, pp. 375-382, August 2019.
  • 伊東燦, 上野嶺, 本間尚文, “ガロア体算術に基づく暗号ハードウェアの形式的トロイフリー検証,” セキュリティサマーサミット2019, B-2, August 2019.
  • 伊東燦, 上野嶺, 本間尚文, “ガロア体演算に基づく暗号ハードウェアにおけるHT検知技術,” LSIとシステムのワークショップ, ポスターNo. 9, May 2019.
  • 澤田石尚太郎, 上野嶺, 本間尚文, “ガロア体演算に基づく認証暗号の統合ハードウェアの設計,” ハードウェアセキュリティ研究会, vol. 119, No. 2, HWS2019-3, pp. 13-18, April 2019.

FY2018

  • 大須賀彩希, 藤本大介, 本間尚文, Arthur Beckers, Josep Balasch, Benedikt Gierlichs, Ingrid Verbauwhede, 林優一, “TRNG on-the-fly テストを実装したリングオシレータベースの乱数生成器への周波数注入攻撃,” 2019年暗号と情報セキュリティシンポジウム (SCIS 2019), No. 2D4-3, January 2019.
  • 上野嶺, 森岡澄夫, 本間尚文, “情報理論的安全性を有する鍵長可変MACハードウェアアーキテクチャの設計,” 2019年暗号と情報セキュリティシンポジウム (SCIS 2019), No. 1D1-3, January 2019.
  • 伊東燦, 上野嶺, 本間尚文, 青木孝文, “ガロア体ハードウェアアルゴリズムの形式的トロイフリー性検証手法,” 2019年暗号と情報セキュリティシンポジウム (SCIS 2019), No. 2D1-4, January 2019.
  • Ville Yli-Mäyry, 上野嶺, 本間尚文, 青木孝文, 三浦典之, 松田航平, 永田真, Shivam Bhasin, Yves Mathieu, Tarik Graba, Jean-Luc Danger, “低遅延暗号における中間ラウンドからのサイドチャネル漏えいとそのRSMに基づく効率的な対策,” 2019年暗号と情報セキュリティシンポジウム (SCIS 2019), No. 3D3-1, January 2019.
  • 上野嶺, 福島和英, 仲野有登, 清本晋作, 本間尚文, “Poly1305への単一波形を用いたサイドチャネル攻撃とその実現可能性の評価,” 2019年暗号と情報セキュリティシンポジウム (SCIS 2019), No. 2D3-3, January 2019.
  • 上野嶺, 本間尚文, “偏位マスキングの多値化PUFへの拡張とその暗号鍵生成への応用,” 第32回多値論理とその応用研究会, No. 7, pp. 49-57, January 2019.
  • 森隼人, 上野嶺, 高橋順子, 林優一, 本間尚文, “OSS-RSAからのキャッシュリークの取得容易性評価,” ハードウェアセキュリティ研究会, vol. 118, no. 272, HWS2018-53, pp. 35-40, October 2018.
  • 遠藤空, 上野嶺, 青木孝文, 本間尚文, “数論変換に基づくRing-LWE暗号ハードウェアの高効率実装に関する検討,” ハードウェアセキュリティ研究会, vol. 118, no. 272, HWS2018-52, pp. 31-34, October 2018.
  • 遠藤空, 上野嶺, 本間尚文, 青木孝文, “数論変換に基づく格子暗号の高効率実装,” ハードウェアセキュリティ夏のワークショップ, ポスターNo. 16, September 27, 2018.
  • 澤田石尚太郎, 上野嶺, 本間尚文, “ガロア体算術に基づく認証暗号の統合ハードウェアアーキテクチャの設計,” ハードウェアセキュリティ夏のワークショップ, ポスターNo. 11, September 27, 2018.
  • 伊東燦, 上野嶺, 本間尚文, 青木孝文, “ハードウェアトロイに耐性を有する算術演算回路の構成とその評価,” ハードウェアセキュリティ夏のワークショップ, ポスターNo. 9, September 27, 2018.
  • ヴィッレ・ウリマウル, 本間尚文, “低遅延暗号ハードウェアへのサイドチャネル攻撃とその対策,” ハードウェアセキュリティ夏のワークショップ, ポスターNo. 7, September 27, 2018.
  • 森隼人, 上野嶺, 本間尚文, “キャッシュタイミング情報を用いたOSS-RSAの安全性評価,” ハードウェアセキュリティ夏のワークショップ, ポスターNo. 5, September 27, 2018.
  • 小岩航介, 上野嶺, 本間尚文, “楕円曲線署名に対するサイドチャネル攻撃とその対策,” ハードウェアセキュリティ夏のワークショップ, ポスターNo. 3, September 27, 2018.
  • 宮田大輔, ヴィッレ・ウリマウル, 本間尚文, “電磁的画面情報漏えいに対する安全性評価のための統計的アプローチ,” ハードウェアセキュリティ夏のワークショップ, ポスターNo. 2, September 27, 2018.
  • 船越秀隼, 上野嶺, 本間尚文, “楕円曲線の同種写像に基づく耐量子計算機暗号の高効率実装,” ハードウェアセキュリティ夏のワークショップ, ポスターNo. 15, September 27, 2018.
  • 数森康平, 上野嶺, 本間尚文, “多値化物理複製困難関数を用いた高効率ハードウェア認証システムの構成とその評価,” ハードウェアセキュリティ夏のワークショップ, ポスターNo. 13, September 27, 2018.
  • 小岩航介, 上野嶺, 藤本大介, 林優一, 永田真, 池田誠, 松本勉, 本間尚文, “楕円曲線署名ハードウェアに対するサイドチャネル攻撃とその対策,” 第41回多値論理フォーラム, Vol. 41, No. 08, 広島県, September 2018.
  • 数森康平, 上野嶺, 本間尚文, “3値PUFを用いた暗号鍵生成に関する検討,” 第41回多値論理フォーラム, Vol. 41, No. 09, 広島県, September 2018.
  • 宮田大輔, ヴィッレ・ウリマウル, 林優一, 本間尚文, “スマートデバイスの電磁的な安全性評価に関する検討,” 第41回多値論理フォーラム, Vol. 41, No. 07, 広島県, September 2018.
  • 船越秀隼, 本間尚文, “楕円点の差分表現に基づく耐量子計算機暗号の高効率実装,” 平成 30 年度電気関係学会東北支部連合大会, 2H17, September 2018.
  • 澤田石尚太郎, 上野嶺, 本間尚文, “ガロア体演算の共有に基づく統合認証暗号ハードウェアの設計,” 平成 30 年度電気関係学会東北支部連合大会, 2G19, September 2018.
  • 数森康平, 上野嶺, 本間尚文, “PUFによる軽量かつ安全なハードウェアID生成システムの設計と評価,” 平成 30 年度電気関係学会東北支部連合大会, 2G17, September 2018.
  • 伊東燦, 上野嶺, 本間尚文, 青木孝文, “パス遅延故障に基づくハードウェアトロイの系統的挿入法とその評価,” 夏のセキュリティワークショップ2018, pp. 349-356, July 2018.
  • 船越秀隼, 本間尚文, “耐量子計算機鍵共有方式の組込み機器向け実装に関する検討,” LSIとシステムのワークショップ2018, ポスターNo. 52, 東京都, May 2018.
  • 宮田大輔, ヴィッレウリマウル, 林優一, 本間尚文, “スマートデバイスの電磁的画面情報漏えいに対する統計的安全性評価手法,” LSIとシステムのワークショップ2018, ポスターNo. 50, 東京都, May 2018.
  • 上野嶺, 本間尚文, 飯田伴則, 峯松一彦, “AES-OTRハードウェアアーキテクチャとその評価,” ハードウェアセキュリティ研究会, pp. 17-22, 福岡県, April 2018.

FY2017

  • 小岩航介, 藤本大介, 林優一, 永田真, 池田誠, 松本勉, 本間尚文, “楕円曲線署名の小規模実装に対する耐タンパー性評価,” 2018年電子情報通信学会総会, AS-2-1, pp. s-21, March 2018.
  • 上野嶺, 本間尚文, 森岡澄夫, 青木孝文, “乱数オーバーヘッドを抑制した耐タンパー性AES暗号ハードウェア,” 2018年暗号と情報セキュリティシンポジウム (SCIS 2018), No. 3D2-4, 新潟県, January 2018.
  • 上野嶺, 鈴木麻奈美, 本間尚文, 青木孝文, “偏位マスキングに基づくファジー抽出器の構成,” 2018年暗号と情報セキュリティシンポジウム (SCIS 2018), No. 2D2-3, 新潟県, January 2018.
  • 鈴木麻奈美, 上野嶺, 本間尚文, 青木孝文, “バイアスを含むPUFに対する高効率な4値デバイアシング,” 2018年暗号と情報セキュリティシンポジウム (SCIS2018), No. 2D2-2, 新潟県, January 2018.
  • 忍田大和, 上野嶺, 本間尚文, 青木孝文, 仲野有登, 福島和英, 清本晋作, “ガロア体乗算に基づく認証タグ生成に対する代数的サイドチャネル攻撃,” 2018年暗号と情報セキュリティシンポジウム (SCIS 2018), No. 1D1-6, 新潟県, January 2018.
  • 大須賀彩希, 藤本大介, 林優一, 本間尚文, Arthur Beckers, Josep Balasch, Benedikt Gierlichs, Ingrid Verbauwhede, “サイドチャネル情報を用いた乱数生成器への非侵襲な周波数注入攻撃,” 2018年暗号と情報セキュリティシンポジウム (SCIS 2018), No. 1D2-4, 新潟県, January 2018.
  • Ville Yli-Mäyry, 宮田大輔, 林優一, 本間尚文, 青木孝文, “スマートデバイスからの電磁的情報漏えいに対する安全性評価手法,” 2018年暗号と情報セキュリティシンポジウム (SCIS 2018), No. 1D1-3, 新潟県, January 2018.
  • 伊東燦, 上野嶺, 本間尚文, 青木孝文, “ハードウェアトロイ挿入が困難な公開鍵暗号データパスに関する検討,” ハードウェアセキュリティフォーラム2017, ポスターNo. 9, 東京都, December 2017.
  • 宮田大輔, ヴィッレウリマウル, 本間尚文, 林優一, 青木孝文, “スマートデバイスからの電磁的情報漏えいの評価に関する検討,” ハードウェアセキュリティフォーラム2017, ポスターNo. 11, 東京都, December 2017.
  • 伊東燦, 上野嶺, 本間尚文, 青木孝文, “算術演算ハードウェアアルゴリズムの改変検知に関する検討,” 第40回多値論理フォーラム, Vol. 40, No. 16, 飛鳥村, 奈良県, September 2017.
  • 遠藤空, ヴィッレウリマウル, 本間尚文, 青木孝文, “剰余演算に基づく秘匿計算向け暗号の高効率実装,” 第40回多値論理フォーラム, Vol. 40, No. 17, 飛鳥村, 奈良県, September 2017.
  • 伊東燦, 上野嶺, 本間尚文, 青木孝文, “乗算アルゴリズムに対するハードウェアトロイ挿入可能性の評価,” 平成29 年度電気関係学会東北支部連合大会, 1E05, August 24, 2017.
  • 遠藤空, ヴィッレウリマウル, 本間尚文, 青木孝文, “数論変換に基づく秘匿計算向け暗号の高効率実装,” 平成29 年度電気関係学会東北支部連合大会, 1F15, August 24, 2017.

FY2016

  • ヴィッレウリマウル, 本間尚文, 林優一, 鳥海陽平, 伊丹 豪, 鈴木康直, 中村雅之, 高谷和宏, 青木孝文, “t検定による電磁的画面情報漏えいの安全性評価手法,” 電子情報通信学会総合大会, AS-3-11, March 25, 2017.
  • 林優一, 本間尚文, “サイバー空間における攻撃モデルはハードウェアへの物理攻撃にも適用可能か?,” 電子情報通信学会総合大会, AS-3-9, March 25, 2017.
  • 鈴木麻奈美, 上野嶺, 本間尚文, 青木孝文, “多値化PUFに基づく効率的なファジー抽出器の設計,” 2017年暗号と情報セキュリティシンポジウム (SCIS2017), Vol. 3C1-5, pp. 1-8, January 27, 2017.
  • ヴィッレウリマウル, 本間尚文, 青木孝文, “アンロールド軽量暗号ハードウェアに対する選択平文型高効率 サイドチャネル解析,” 2017年暗号と情報セキュリティシンポジウム (SCIS2017), Vol. 3C1-5, pp. 1-6, January 26, 2017.
  • 上野嶺, 本間尚文, 青木孝文, “1階TIに基づく耐タンパー性を有する高効率AES暗号ハードウェアの実装,” 2017年暗号と情報セキュリティシンポジウム (SCIS2017), Vol. 3C1-2, pp. 1-7, January 26, 2017.
  • 忍田大和, 上野嶺, 本間尚文, 青木孝文, “認証付き暗号の耐タンパー性ガロア体乗算に対するサイドチャネル攻撃,” 2017年暗号と情報セキュリティシンポジウム (SCIS2017), Vol. 3C1-4, pp. 1-7, January 26, 2017.
  • 福島和英, 許 瑞, 清本晋作, 本間尚文, “Salsa20/ChaChaに対する故障利用攻撃とその対策,” 2017年暗号と情報セキュリティシンポジウム (SCIS2017), Vol. 2A3-1, pp. 1-5, January 25, 2017.
  • 上野嶺, 本間尚文, 青木孝文, “冗長表現に基づく耐タンパー性ガロア体算術演算回路の設計に関する検討,” 第30回多値論理とその応用研究会, No. 8, pp. 38-43, January 2017.
  • 忍田大和, 上野嶺, 本間尚文, 青木孝文, “認証付き暗号のための耐タンパー性ガロア体乗算に関する検討,” 第39回多値論理フォーラム, Vol. 39, No. 3, pp. 1-7, 盛岡市, 岩手県, September 2016.
  • 鈴木麻奈美, 上野嶺, 本間尚文, 青木孝文, “物理複製困難関数の多値化とその応用に関する検討,” 第39回多値論理フォーラム, Vol. 39, No. 4, pp. 1-8, 盛岡市, 岩手県, September 2016.

Awards (受賞・表彰)

  • 令和元年度ハードウェアセキュリティサマーセミナー 最優秀ポスター賞, 伊東燦, “暗号データパスのトロイフリー性検証,” September 26, 2019.
  • 第41回多値論理フォーラム奨励賞, 宮田大輔, ヴィッレ・ウリマウル, 林優一, 本間尚文, “スマートデバイスの電磁的な安全性評価に関する検討,” January 12, 2019.
  • ハードウェアセキュリティ夏のワークショップ 最優秀ポスター賞, 伊東燦, “ハードウェアトロイに耐性を有する算術演算回路の構成とその評価,” September 28, 2018.
  • German Innovation Award Gottfried Wagener Prize 2018, Naofumi Homma, “Design Methodology for Lightweight Tamper-Resistant Cryptographic Hardware,” June 26, 2018.
  • 情報処理学会東北支部奨励賞, 遠藤空, “数論変換に基づく秘匿計算向け暗号の高効率実装,” June 20, 2018.
  • 第50回市村学術賞貢献賞, 本間尚文, “ハードウェアアルゴリズムの高水準設計手法の開発とその応用,” April 16, 2018.
  • 東北大学総長賞, 上野嶺, March 27, 2018.
  • 東北大学情報科学研究科長賞, 上野嶺, March 27, 2018.
  • 東北大学工学部長賞, 船越秀隼, March 26, 2018.
  • 第14回日本学術振興会賞, 本間尚文, “算術演算ハードウェアアルゴリズムの理論構築と暗号ハードウェア設計への応用,” February 7, 2018.
  • SCIS論文賞, 本間尚文, “算術演算ハードウェアアルゴリズムの理論構築と暗号ハードウェア設計への応用,” 2017年暗号と情報セキュリティシンポジウム (SCIS 2017), January 24, 2018.
  • RIEC Award 学生賞, 上野嶺, “ガロア体算術演算回路の形式的設計技術とその暗号ハードウェアへの応用に関する研究,” October 31, 2017.
  • Kenneth C. Smith Early Career Award in Microelectronics, Rei Ueno, “Formal Design of Pipelined GF Arithmetic Circuits and Its Application to Cryptographic Processors,” May 23, 2017.
  • 多値論理フォーラム奨励賞, 鈴木麻奈美, 上野嶺, 本間尚文, 青木孝文, “物理複製困難関数の多値化とその応用に関する検討,” January 7, 2017.

Master/Doctor Theses (修士・博士論文題目)

FY2018

修士論文題目

  • 小岩航介, “組込み電子署名ハードウェアのサイドチャネル解析に関する研究.”
  • 宮田大輔, “電磁的画面情報漏えいの統計的安全性評価手法に関する研究.”
  • 森隼人, “公開鍵暗号ソフトウェアのキャッシュタイミング解析に関する研究.”